x86inc: clip num_args to 7 on x86-32.
[ffmpeg.git] / libavutil / x86 / x86inc.asm
1 ;*****************************************************************************
2 ;* x86inc.asm: x264asm abstraction layer
3 ;*****************************************************************************
4 ;* Copyright (C) 2005-2012 x264 project
5 ;*
6 ;* Authors: Loren Merritt <lorenm@u.washington.edu>
7 ;*          Anton Mitrofanov <BugMaster@narod.ru>
8 ;*          Jason Garrett-Glaser <darkshikari@gmail.com>
9 ;*          Henrik Gramner <hengar-6@student.ltu.se>
10 ;*
11 ;* Permission to use, copy, modify, and/or distribute this software for any
12 ;* purpose with or without fee is hereby granted, provided that the above
13 ;* copyright notice and this permission notice appear in all copies.
14 ;*
15 ;* THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
16 ;* WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
17 ;* MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
18 ;* ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
19 ;* WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
20 ;* ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
21 ;* OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
22 ;*****************************************************************************
23
24 ; This is a header file for the x264ASM assembly language, which uses
25 ; NASM/YASM syntax combined with a large number of macros to provide easy
26 ; abstraction between different calling conventions (x86_32, win64, linux64).
27 ; It also has various other useful features to simplify writing the kind of
28 ; DSP functions that are most often used in x264.
29
30 ; Unlike the rest of x264, this file is available under an ISC license, as it
31 ; has significant usefulness outside of x264 and we want it to be available
32 ; to the largest audience possible.  Of course, if you modify it for your own
33 ; purposes to add a new feature, we strongly encourage contributing a patch
34 ; as this feature might be useful for others as well.  Send patches or ideas
35 ; to x264-devel@videolan.org .
36
37 %define program_name ff
38
39 %define WIN64  0
40 %define UNIX64 0
41 %if ARCH_X86_64
42     %ifidn __OUTPUT_FORMAT__,win32
43         %define WIN64  1
44     %elifidn __OUTPUT_FORMAT__,win64
45         %define WIN64  1
46     %else
47         %define UNIX64 1
48     %endif
49 %endif
50
51 %ifdef PREFIX
52     %define mangle(x) _ %+ x
53 %else
54     %define mangle(x) x
55 %endif
56
57 ; Name of the .rodata section.
58 ; Kludge: Something on OS X fails to align .rodata even given an align attribute,
59 ; so use a different read-only section.
60 %macro SECTION_RODATA 0-1 16
61     %ifidn __OUTPUT_FORMAT__,macho64
62         SECTION .text align=%1
63     %elifidn __OUTPUT_FORMAT__,macho
64         SECTION .text align=%1
65         fakegot:
66     %elifidn __OUTPUT_FORMAT__,aout
67         section .text
68     %else
69         SECTION .rodata align=%1
70     %endif
71 %endmacro
72
73 ; aout does not support align=
74 %macro SECTION_TEXT 0-1 16
75     %ifidn __OUTPUT_FORMAT__,aout
76         SECTION .text
77     %else
78         SECTION .text align=%1
79     %endif
80 %endmacro
81
82 %if WIN64
83     %define PIC
84 %elif ARCH_X86_64 == 0
85 ; x86_32 doesn't require PIC.
86 ; Some distros prefer shared objects to be PIC, but nothing breaks if
87 ; the code contains a few textrels, so we'll skip that complexity.
88     %undef PIC
89 %endif
90 %ifdef PIC
91     default rel
92 %endif
93
94 ; Always use long nops (reduces 0x90 spam in disassembly on x86_32)
95 CPU amdnop
96
97 ; Macros to eliminate most code duplication between x86_32 and x86_64:
98 ; Currently this works only for leaf functions which load all their arguments
99 ; into registers at the start, and make no other use of the stack. Luckily that
100 ; covers most of x264's asm.
101
102 ; PROLOGUE:
103 ; %1 = number of arguments. loads them from stack if needed.
104 ; %2 = number of registers used. pushes callee-saved regs if needed.
105 ; %3 = number of xmm registers used. pushes callee-saved xmm regs if needed.
106 ; %4 = list of names to define to registers
107 ; PROLOGUE can also be invoked by adding the same options to cglobal
108
109 ; e.g.
110 ; cglobal foo, 2,3,0, dst, src, tmp
111 ; declares a function (foo), taking two args (dst and src) and one local variable (tmp)
112
113 ; TODO Some functions can use some args directly from the stack. If they're the
114 ; last args then you can just not declare them, but if they're in the middle
115 ; we need more flexible macro.
116
117 ; RET:
118 ; Pops anything that was pushed by PROLOGUE, and returns.
119
120 ; REP_RET:
121 ; Same, but if it doesn't pop anything it becomes a 2-byte ret, for athlons
122 ; which are slow when a normal ret follows a branch.
123
124 ; registers:
125 ; rN and rNq are the native-size register holding function argument N
126 ; rNd, rNw, rNb are dword, word, and byte size
127 ; rNh is the high 8 bits of the word size
128 ; rNm is the original location of arg N (a register or on the stack), dword
129 ; rNmp is native size
130
131 %macro DECLARE_REG 2-3
132     %define r%1q %2
133     %define r%1d %2d
134     %define r%1w %2w
135     %define r%1b %2b
136     %define r%1h %2h
137     %if %0 == 2
138         %define r%1m  %2d
139         %define r%1mp %2
140     %elif ARCH_X86_64 ; memory
141         %define r%1m [rsp + stack_offset + %3]
142         %define r%1mp qword r %+ %1m
143     %else
144         %define r%1m [esp + stack_offset + %3]
145         %define r%1mp dword r %+ %1m
146     %endif
147     %define r%1  %2
148 %endmacro
149
150 %macro DECLARE_REG_SIZE 3
151     %define r%1q r%1
152     %define e%1q r%1
153     %define r%1d e%1
154     %define e%1d e%1
155     %define r%1w %1
156     %define e%1w %1
157     %define r%1h %3
158     %define e%1h %3
159     %define r%1b %2
160     %define e%1b %2
161 %if ARCH_X86_64 == 0
162     %define r%1  e%1
163 %endif
164 %endmacro
165
166 DECLARE_REG_SIZE ax, al, ah
167 DECLARE_REG_SIZE bx, bl, bh
168 DECLARE_REG_SIZE cx, cl, ch
169 DECLARE_REG_SIZE dx, dl, dh
170 DECLARE_REG_SIZE si, sil, null
171 DECLARE_REG_SIZE di, dil, null
172 DECLARE_REG_SIZE bp, bpl, null
173
174 ; t# defines for when per-arch register allocation is more complex than just function arguments
175
176 %macro DECLARE_REG_TMP 1-*
177     %assign %%i 0
178     %rep %0
179         CAT_XDEFINE t, %%i, r%1
180         %assign %%i %%i+1
181         %rotate 1
182     %endrep
183 %endmacro
184
185 %macro DECLARE_REG_TMP_SIZE 0-*
186     %rep %0
187         %define t%1q t%1 %+ q
188         %define t%1d t%1 %+ d
189         %define t%1w t%1 %+ w
190         %define t%1h t%1 %+ h
191         %define t%1b t%1 %+ b
192         %rotate 1
193     %endrep
194 %endmacro
195
196 DECLARE_REG_TMP_SIZE 0,1,2,3,4,5,6,7,8,9,10,11,12,13,14
197
198 %if ARCH_X86_64
199     %define gprsize 8
200 %else
201     %define gprsize 4
202 %endif
203
204 %macro PUSH 1
205     push %1
206     %assign stack_offset stack_offset+gprsize
207 %endmacro
208
209 %macro POP 1
210     pop %1
211     %assign stack_offset stack_offset-gprsize
212 %endmacro
213
214 %macro PUSH_IF_USED 1-*
215     %rep %0
216         %if %1 < regs_used
217             PUSH r%1
218         %endif
219         %rotate 1
220     %endrep
221 %endmacro
222
223 %macro POP_IF_USED 1-*
224     %rep %0
225         %if %1 < regs_used
226             pop r%1
227         %endif
228         %rotate 1
229     %endrep
230 %endmacro
231
232 %macro LOAD_IF_USED 1-*
233     %rep %0
234         %if %1 < num_args
235             mov r%1, r %+ %1 %+ mp
236         %endif
237         %rotate 1
238     %endrep
239 %endmacro
240
241 %macro SUB 2
242     sub %1, %2
243     %ifidn %1, rsp
244         %assign stack_offset stack_offset+(%2)
245     %endif
246 %endmacro
247
248 %macro ADD 2
249     add %1, %2
250     %ifidn %1, rsp
251         %assign stack_offset stack_offset-(%2)
252     %endif
253 %endmacro
254
255 %macro movifnidn 2
256     %ifnidn %1, %2
257         mov %1, %2
258     %endif
259 %endmacro
260
261 %macro movsxdifnidn 2
262     %ifnidn %1, %2
263         movsxd %1, %2
264     %endif
265 %endmacro
266
267 %macro ASSERT 1
268     %if (%1) == 0
269         %error assert failed
270     %endif
271 %endmacro
272
273 %macro DEFINE_ARGS 0-*
274     %ifdef n_arg_names
275         %assign %%i 0
276         %rep n_arg_names
277             CAT_UNDEF arg_name %+ %%i, q
278             CAT_UNDEF arg_name %+ %%i, d
279             CAT_UNDEF arg_name %+ %%i, w
280             CAT_UNDEF arg_name %+ %%i, h
281             CAT_UNDEF arg_name %+ %%i, b
282             CAT_UNDEF arg_name %+ %%i, m
283             CAT_UNDEF arg_name %+ %%i, mp
284             CAT_UNDEF arg_name, %%i
285             %assign %%i %%i+1
286         %endrep
287     %endif
288
289     %xdefine %%stack_offset stack_offset
290     %undef stack_offset ; so that the current value of stack_offset doesn't get baked in by xdefine
291     %assign %%i 0
292     %rep %0
293         %xdefine %1q r %+ %%i %+ q
294         %xdefine %1d r %+ %%i %+ d
295         %xdefine %1w r %+ %%i %+ w
296         %xdefine %1h r %+ %%i %+ h
297         %xdefine %1b r %+ %%i %+ b
298         %xdefine %1m r %+ %%i %+ m
299         %xdefine %1mp r %+ %%i %+ mp
300         CAT_XDEFINE arg_name, %%i, %1
301         %assign %%i %%i+1
302         %rotate 1
303     %endrep
304     %xdefine stack_offset %%stack_offset
305     %assign n_arg_names %0
306 %endmacro
307
308 %if WIN64 ; Windows x64 ;=================================================
309
310 DECLARE_REG 0,  rcx
311 DECLARE_REG 1,  rdx
312 DECLARE_REG 2,  R8
313 DECLARE_REG 3,  R9
314 DECLARE_REG 4,  R10, 40
315 DECLARE_REG 5,  R11, 48
316 DECLARE_REG 6,  rax, 56
317 DECLARE_REG 7,  rdi, 64
318 DECLARE_REG 8,  rsi, 72
319 DECLARE_REG 9,  rbx, 80
320 DECLARE_REG 10, rbp, 88
321 DECLARE_REG 11, R12, 96
322 DECLARE_REG 12, R13, 104
323 DECLARE_REG 13, R14, 112
324 DECLARE_REG 14, R15, 120
325
326 %macro PROLOGUE 2-4+ 0 ; #args, #regs, #xmm_regs, arg_names...
327     %assign num_args %1
328     %assign regs_used %2
329     ASSERT regs_used >= num_args
330     ASSERT regs_used <= 15
331     PUSH_IF_USED 7, 8, 9, 10, 11, 12, 13, 14
332     %if mmsize == 8
333         %assign xmm_regs_used 0
334     %else
335         WIN64_SPILL_XMM %3
336     %endif
337     LOAD_IF_USED 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14
338     DEFINE_ARGS %4
339 %endmacro
340
341 %macro WIN64_SPILL_XMM 1
342     %assign xmm_regs_used %1
343     ASSERT xmm_regs_used <= 16
344     %if xmm_regs_used > 6
345         SUB rsp, (xmm_regs_used-6)*16+16
346         %assign %%i xmm_regs_used
347         %rep (xmm_regs_used-6)
348             %assign %%i %%i-1
349             movdqa [rsp + (%%i-6)*16+(~stack_offset&8)], xmm %+ %%i
350         %endrep
351     %endif
352 %endmacro
353
354 %macro WIN64_RESTORE_XMM_INTERNAL 1
355     %if xmm_regs_used > 6
356         %assign %%i xmm_regs_used
357         %rep (xmm_regs_used-6)
358             %assign %%i %%i-1
359             movdqa xmm %+ %%i, [%1 + (%%i-6)*16+(~stack_offset&8)]
360         %endrep
361         add %1, (xmm_regs_used-6)*16+16
362     %endif
363 %endmacro
364
365 %macro WIN64_RESTORE_XMM 1
366     WIN64_RESTORE_XMM_INTERNAL %1
367     %assign stack_offset stack_offset-(xmm_regs_used-6)*16+16
368     %assign xmm_regs_used 0
369 %endmacro
370
371 %define has_epilogue regs_used > 7 || xmm_regs_used > 6 || mmsize == 32
372
373 %macro RET 0
374     WIN64_RESTORE_XMM_INTERNAL rsp
375     POP_IF_USED 14, 13, 12, 11, 10, 9, 8, 7
376 %if mmsize == 32
377     vzeroupper
378 %endif
379     ret
380 %endmacro
381
382 %elif ARCH_X86_64 ; *nix x64 ;=============================================
383
384 DECLARE_REG 0,  rdi
385 DECLARE_REG 1,  rsi
386 DECLARE_REG 2,  rdx
387 DECLARE_REG 3,  rcx
388 DECLARE_REG 4,  R8
389 DECLARE_REG 5,  R9
390 DECLARE_REG 6,  rax, 8
391 DECLARE_REG 7,  R10, 16
392 DECLARE_REG 8,  R11, 24
393 DECLARE_REG 9,  rbx, 32
394 DECLARE_REG 10, rbp, 40
395 DECLARE_REG 11, R12, 48
396 DECLARE_REG 12, R13, 56
397 DECLARE_REG 13, R14, 64
398 DECLARE_REG 14, R15, 72
399
400 %macro PROLOGUE 2-4+ ; #args, #regs, #xmm_regs, arg_names...
401     %assign num_args %1
402     %assign regs_used %2
403     ASSERT regs_used >= num_args
404     ASSERT regs_used <= 15
405     PUSH_IF_USED 9, 10, 11, 12, 13, 14
406     LOAD_IF_USED 6, 7, 8, 9, 10, 11, 12, 13, 14
407     DEFINE_ARGS %4
408 %endmacro
409
410 %define has_epilogue regs_used > 9 || mmsize == 32
411
412 %macro RET 0
413     POP_IF_USED 14, 13, 12, 11, 10, 9
414 %if mmsize == 32
415     vzeroupper
416 %endif
417     ret
418 %endmacro
419
420 %else ; X86_32 ;==============================================================
421
422 DECLARE_REG 0, eax, 4
423 DECLARE_REG 1, ecx, 8
424 DECLARE_REG 2, edx, 12
425 DECLARE_REG 3, ebx, 16
426 DECLARE_REG 4, esi, 20
427 DECLARE_REG 5, edi, 24
428 DECLARE_REG 6, ebp, 28
429 %define rsp esp
430
431 %macro DECLARE_ARG 1-*
432     %rep %0
433         %define r%1m [esp + stack_offset + 4*%1 + 4]
434         %define r%1mp dword r%1m
435         %rotate 1
436     %endrep
437 %endmacro
438
439 DECLARE_ARG 7, 8, 9, 10, 11, 12, 13, 14
440
441 %macro PROLOGUE 2-4+ ; #args, #regs, #xmm_regs, arg_names...
442     %assign num_args %1
443     %assign regs_used %2
444     %if num_args > 7
445         %assign num_args 7
446     %endif
447     %if regs_used > 7
448         %assign regs_used 7
449     %endif
450     ASSERT regs_used >= num_args
451     PUSH_IF_USED 3, 4, 5, 6
452     LOAD_IF_USED 0, 1, 2, 3, 4, 5, 6
453     DEFINE_ARGS %4
454 %endmacro
455
456 %define has_epilogue regs_used > 3 || mmsize == 32
457
458 %macro RET 0
459     POP_IF_USED 6, 5, 4, 3
460 %if mmsize == 32
461     vzeroupper
462 %endif
463     ret
464 %endmacro
465
466 %endif ;======================================================================
467
468 %if WIN64 == 0
469 %macro WIN64_SPILL_XMM 1
470 %endmacro
471 %macro WIN64_RESTORE_XMM 1
472 %endmacro
473 %endif
474
475 %macro REP_RET 0
476     %if has_epilogue
477         RET
478     %else
479         rep ret
480     %endif
481 %endmacro
482
483 %macro TAIL_CALL 2 ; callee, is_nonadjacent
484     %if has_epilogue
485         call %1
486         RET
487     %elif %2
488         jmp %1
489     %endif
490 %endmacro
491
492 ;=============================================================================
493 ; arch-independent part
494 ;=============================================================================
495
496 %assign function_align 16
497
498 ; Begin a function.
499 ; Applies any symbol mangling needed for C linkage, and sets up a define such that
500 ; subsequent uses of the function name automatically refer to the mangled version.
501 ; Appends cpuflags to the function name if cpuflags has been specified.
502 %macro cglobal 1-2+ ; name, [PROLOGUE args]
503 %if %0 == 1
504     cglobal_internal %1 %+ SUFFIX
505 %else
506     cglobal_internal %1 %+ SUFFIX, %2
507 %endif
508 %endmacro
509 %macro cglobal_internal 1-2+
510     %ifndef cglobaled_%1
511         %xdefine %1 mangle(program_name %+ _ %+ %1)
512         %xdefine %1.skip_prologue %1 %+ .skip_prologue
513         CAT_XDEFINE cglobaled_, %1, 1
514     %endif
515     %xdefine current_function %1
516     %ifidn __OUTPUT_FORMAT__,elf
517         global %1:function hidden
518     %else
519         global %1
520     %endif
521     align function_align
522     %1:
523     RESET_MM_PERMUTATION ; not really needed, but makes disassembly somewhat nicer
524     %assign stack_offset 0
525     %if %0 > 1
526         PROLOGUE %2
527     %endif
528 %endmacro
529
530 %macro cextern 1
531     %xdefine %1 mangle(program_name %+ _ %+ %1)
532     CAT_XDEFINE cglobaled_, %1, 1
533     extern %1
534 %endmacro
535
536 ; like cextern, but without the prefix
537 %macro cextern_naked 1
538     %xdefine %1 mangle(%1)
539     CAT_XDEFINE cglobaled_, %1, 1
540     extern %1
541 %endmacro
542
543 %macro const 2+
544     %xdefine %1 mangle(program_name %+ _ %+ %1)
545     global %1
546     %1: %2
547 %endmacro
548
549 ; This is needed for ELF, otherwise the GNU linker assumes the stack is
550 ; executable by default.
551 %ifidn __OUTPUT_FORMAT__,elf
552 SECTION .note.GNU-stack noalloc noexec nowrite progbits
553 %endif
554
555 ; cpuflags
556
557 %assign cpuflags_mmx      (1<<0)
558 %assign cpuflags_mmx2     (1<<1) | cpuflags_mmx
559 %assign cpuflags_3dnow    (1<<2) | cpuflags_mmx
560 %assign cpuflags_3dnow2   (1<<3) | cpuflags_3dnow
561 %assign cpuflags_sse      (1<<4) | cpuflags_mmx2
562 %assign cpuflags_sse2     (1<<5) | cpuflags_sse
563 %assign cpuflags_sse2slow (1<<6) | cpuflags_sse2
564 %assign cpuflags_sse3     (1<<7) | cpuflags_sse2
565 %assign cpuflags_ssse3    (1<<8) | cpuflags_sse3
566 %assign cpuflags_sse4     (1<<9) | cpuflags_ssse3
567 %assign cpuflags_sse42    (1<<10)| cpuflags_sse4
568 %assign cpuflags_avx      (1<<11)| cpuflags_sse42
569 %assign cpuflags_xop      (1<<12)| cpuflags_avx
570 %assign cpuflags_fma4     (1<<13)| cpuflags_avx
571 %assign cpuflags_avx2     (1<<14)| cpuflags_avx
572 %assign cpuflags_fma3     (1<<15)| cpuflags_avx
573
574 %assign cpuflags_cache32  (1<<16)
575 %assign cpuflags_cache64  (1<<17)
576 %assign cpuflags_slowctz  (1<<18)
577 %assign cpuflags_lzcnt    (1<<19)
578 %assign cpuflags_misalign (1<<20)
579 %assign cpuflags_aligned  (1<<21) ; not a cpu feature, but a function variant
580 %assign cpuflags_atom     (1<<22)
581 %assign cpuflags_bmi1     (1<<23)
582 %assign cpuflags_bmi2     (1<<24)|cpuflags_bmi1
583 %assign cpuflags_tbm      (1<<25)|cpuflags_bmi1
584
585 %define    cpuflag(x) ((cpuflags & (cpuflags_ %+ x)) == (cpuflags_ %+ x))
586 %define notcpuflag(x) ((cpuflags & (cpuflags_ %+ x)) != (cpuflags_ %+ x))
587
588 ; Takes up to 2 cpuflags from the above list.
589 ; All subsequent functions (up to the next INIT_CPUFLAGS) is built for the specified cpu.
590 ; You shouldn't need to invoke this macro directly, it's a subroutine for INIT_MMX &co.
591 %macro INIT_CPUFLAGS 0-2
592     CPU amdnop
593     %if %0 >= 1
594         %xdefine cpuname %1
595         %assign cpuflags cpuflags_%1
596         %if %0 >= 2
597             %xdefine cpuname %1_%2
598             %assign cpuflags cpuflags | cpuflags_%2
599         %endif
600         %xdefine SUFFIX _ %+ cpuname
601         %if cpuflag(avx)
602             %assign avx_enabled 1
603         %endif
604         %if mmsize == 16 && notcpuflag(sse2)
605             %define mova movaps
606             %define movu movups
607             %define movnta movntps
608         %endif
609         %if cpuflag(aligned)
610             %define movu mova
611         %elifidn %1, sse3
612             %define movu lddqu
613         %endif
614         %if notcpuflag(mmx2)
615             CPU basicnop
616         %endif
617     %else
618         %xdefine SUFFIX
619         %undef cpuname
620         %undef cpuflags
621     %endif
622 %endmacro
623
624 ; merge mmx and sse*
625
626 %macro CAT_XDEFINE 3
627     %xdefine %1%2 %3
628 %endmacro
629
630 %macro CAT_UNDEF 2
631     %undef %1%2
632 %endmacro
633
634 %macro INIT_MMX 0-1+
635     %assign avx_enabled 0
636     %define RESET_MM_PERMUTATION INIT_MMX %1
637     %define mmsize 8
638     %define num_mmregs 8
639     %define mova movq
640     %define movu movq
641     %define movh movd
642     %define movnta movntq
643     %assign %%i 0
644     %rep 8
645     CAT_XDEFINE m, %%i, mm %+ %%i
646     CAT_XDEFINE nmm, %%i, %%i
647     %assign %%i %%i+1
648     %endrep
649     %rep 8
650     CAT_UNDEF m, %%i
651     CAT_UNDEF nmm, %%i
652     %assign %%i %%i+1
653     %endrep
654     INIT_CPUFLAGS %1
655 %endmacro
656
657 %macro INIT_XMM 0-1+
658     %assign avx_enabled 0
659     %define RESET_MM_PERMUTATION INIT_XMM %1
660     %define mmsize 16
661     %define num_mmregs 8
662     %if ARCH_X86_64
663     %define num_mmregs 16
664     %endif
665     %define mova movdqa
666     %define movu movdqu
667     %define movh movq
668     %define movnta movntdq
669     %assign %%i 0
670     %rep num_mmregs
671     CAT_XDEFINE m, %%i, xmm %+ %%i
672     CAT_XDEFINE nxmm, %%i, %%i
673     %assign %%i %%i+1
674     %endrep
675     INIT_CPUFLAGS %1
676 %endmacro
677
678 ; FIXME: INIT_AVX can be replaced by INIT_XMM avx
679 %macro INIT_AVX 0
680     INIT_XMM
681     %assign avx_enabled 1
682     %define PALIGNR PALIGNR_SSSE3
683     %define RESET_MM_PERMUTATION INIT_AVX
684 %endmacro
685
686 %macro INIT_YMM 0-1+
687     %assign avx_enabled 1
688     %define RESET_MM_PERMUTATION INIT_YMM %1
689     %define mmsize 32
690     %define num_mmregs 8
691     %if ARCH_X86_64
692     %define num_mmregs 16
693     %endif
694     %define mova vmovaps
695     %define movu vmovups
696     %undef movh
697     %define movnta vmovntps
698     %assign %%i 0
699     %rep num_mmregs
700     CAT_XDEFINE m, %%i, ymm %+ %%i
701     CAT_XDEFINE nymm, %%i, %%i
702     %assign %%i %%i+1
703     %endrep
704     INIT_CPUFLAGS %1
705 %endmacro
706
707 INIT_XMM
708
709 ; I often want to use macros that permute their arguments. e.g. there's no
710 ; efficient way to implement butterfly or transpose or dct without swapping some
711 ; arguments.
712 ;
713 ; I would like to not have to manually keep track of the permutations:
714 ; If I insert a permutation in the middle of a function, it should automatically
715 ; change everything that follows. For more complex macros I may also have multiple
716 ; implementations, e.g. the SSE2 and SSSE3 versions may have different permutations.
717 ;
718 ; Hence these macros. Insert a PERMUTE or some SWAPs at the end of a macro that
719 ; permutes its arguments. It's equivalent to exchanging the contents of the
720 ; registers, except that this way you exchange the register names instead, so it
721 ; doesn't cost any cycles.
722
723 %macro PERMUTE 2-* ; takes a list of pairs to swap
724 %rep %0/2
725     %xdefine tmp%2 m%2
726     %xdefine ntmp%2 nm%2
727     %rotate 2
728 %endrep
729 %rep %0/2
730     %xdefine m%1 tmp%2
731     %xdefine nm%1 ntmp%2
732     %undef tmp%2
733     %undef ntmp%2
734     %rotate 2
735 %endrep
736 %endmacro
737
738 %macro SWAP 2-* ; swaps a single chain (sometimes more concise than pairs)
739 %rep %0-1
740 %ifdef m%1
741     %xdefine tmp m%1
742     %xdefine m%1 m%2
743     %xdefine m%2 tmp
744     CAT_XDEFINE n, m%1, %1
745     CAT_XDEFINE n, m%2, %2
746 %else
747     ; If we were called as "SWAP m0,m1" rather than "SWAP 0,1" infer the original numbers here.
748     ; Be careful using this mode in nested macros though, as in some cases there may be
749     ; other copies of m# that have already been dereferenced and don't get updated correctly.
750     %xdefine %%n1 n %+ %1
751     %xdefine %%n2 n %+ %2
752     %xdefine tmp m %+ %%n1
753     CAT_XDEFINE m, %%n1, m %+ %%n2
754     CAT_XDEFINE m, %%n2, tmp
755     CAT_XDEFINE n, m %+ %%n1, %%n1
756     CAT_XDEFINE n, m %+ %%n2, %%n2
757 %endif
758     %undef tmp
759     %rotate 1
760 %endrep
761 %endmacro
762
763 ; If SAVE_MM_PERMUTATION is placed at the end of a function, then any later
764 ; calls to that function will automatically load the permutation, so values can
765 ; be returned in mmregs.
766 %macro SAVE_MM_PERMUTATION 0-1
767     %if %0
768         %xdefine %%f %1_m
769     %else
770         %xdefine %%f current_function %+ _m
771     %endif
772     %assign %%i 0
773     %rep num_mmregs
774         CAT_XDEFINE %%f, %%i, m %+ %%i
775     %assign %%i %%i+1
776     %endrep
777 %endmacro
778
779 %macro LOAD_MM_PERMUTATION 1 ; name to load from
780     %ifdef %1_m0
781         %assign %%i 0
782         %rep num_mmregs
783             CAT_XDEFINE m, %%i, %1_m %+ %%i
784             CAT_XDEFINE n, m %+ %%i, %%i
785         %assign %%i %%i+1
786         %endrep
787     %endif
788 %endmacro
789
790 ; Append cpuflags to the callee's name iff the appended name is known and the plain name isn't
791 %macro call 1
792     call_internal %1, %1 %+ SUFFIX
793 %endmacro
794 %macro call_internal 2
795     %xdefine %%i %1
796     %ifndef cglobaled_%1
797         %ifdef cglobaled_%2
798             %xdefine %%i %2
799         %endif
800     %endif
801     call %%i
802     LOAD_MM_PERMUTATION %%i
803 %endmacro
804
805 ; Substitutions that reduce instruction size but are functionally equivalent
806 %macro add 2
807     %ifnum %2
808         %if %2==128
809             sub %1, -128
810         %else
811             add %1, %2
812         %endif
813     %else
814         add %1, %2
815     %endif
816 %endmacro
817
818 %macro sub 2
819     %ifnum %2
820         %if %2==128
821             add %1, -128
822         %else
823             sub %1, %2
824         %endif
825     %else
826         sub %1, %2
827     %endif
828 %endmacro
829
830 ;=============================================================================
831 ; AVX abstraction layer
832 ;=============================================================================
833
834 %assign i 0
835 %rep 16
836     %if i < 8
837         CAT_XDEFINE sizeofmm, i, 8
838     %endif
839     CAT_XDEFINE sizeofxmm, i, 16
840     CAT_XDEFINE sizeofymm, i, 32
841 %assign i i+1
842 %endrep
843 %undef i
844
845 %macro CHECK_AVX_INSTR_EMU 3-*
846     %xdefine %%opcode %1
847     %xdefine %%dst %2
848     %rep %0-2
849         %ifidn %%dst, %3
850             %error non-avx emulation of ``%%opcode'' is not supported
851         %endif
852         %rotate 1
853     %endrep
854 %endmacro
855
856 ;%1 == instruction
857 ;%2 == 1 if float, 0 if int
858 ;%3 == 1 if 4-operand (xmm, xmm, xmm, imm), 0 if 2- or 3-operand (xmm, xmm, xmm)
859 ;%4 == number of operands given
860 ;%5+: operands
861 %macro RUN_AVX_INSTR 6-7+
862     %ifid %6
863         %define %%sizeofreg sizeof%6
864     %elifid %5
865         %define %%sizeofreg sizeof%5
866     %else
867         %define %%sizeofreg mmsize
868     %endif
869     %if %%sizeofreg==32
870         %if %4>=3
871             v%1 %5, %6, %7
872         %else
873             v%1 %5, %6
874         %endif
875     %else
876         %if %%sizeofreg==8
877             %define %%regmov movq
878         %elif %2
879             %define %%regmov movaps
880         %else
881             %define %%regmov movdqa
882         %endif
883
884         %if %4>=3+%3
885             %ifnidn %5, %6
886                 %if avx_enabled && %%sizeofreg==16
887                     v%1 %5, %6, %7
888                 %else
889                     CHECK_AVX_INSTR_EMU {%1 %5, %6, %7}, %5, %7
890                     %%regmov %5, %6
891                     %1 %5, %7
892                 %endif
893             %else
894                 %1 %5, %7
895             %endif
896         %elif %4>=3
897             %1 %5, %6, %7
898         %else
899             %1 %5, %6
900         %endif
901     %endif
902 %endmacro
903
904 ; 3arg AVX ops with a memory arg can only have it in src2,
905 ; whereas SSE emulation of 3arg prefers to have it in src1 (i.e. the mov).
906 ; So, if the op is symmetric and the wrong one is memory, swap them.
907 %macro RUN_AVX_INSTR1 8
908     %assign %%swap 0
909     %if avx_enabled
910         %ifnid %6
911             %assign %%swap 1
912         %endif
913     %elifnidn %5, %6
914         %ifnid %7
915             %assign %%swap 1
916         %endif
917     %endif
918     %if %%swap && %3 == 0 && %8 == 1
919         RUN_AVX_INSTR %1, %2, %3, %4, %5, %7, %6
920     %else
921         RUN_AVX_INSTR %1, %2, %3, %4, %5, %6, %7
922     %endif
923 %endmacro
924
925 ;%1 == instruction
926 ;%2 == 1 if float, 0 if int
927 ;%3 == 1 if 4-operand (xmm, xmm, xmm, imm), 0 if 2- or 3-operand (xmm, xmm, xmm)
928 ;%4 == 1 if symmetric (i.e. doesn't matter which src arg is which), 0 if not
929 %macro AVX_INSTR 4
930     %macro %1 2-9 fnord, fnord, fnord, %1, %2, %3, %4
931         %ifidn %3, fnord
932             RUN_AVX_INSTR %6, %7, %8, 2, %1, %2
933         %elifidn %4, fnord
934             RUN_AVX_INSTR1 %6, %7, %8, 3, %1, %2, %3, %9
935         %elifidn %5, fnord
936             RUN_AVX_INSTR %6, %7, %8, 4, %1, %2, %3, %4
937         %else
938             RUN_AVX_INSTR %6, %7, %8, 5, %1, %2, %3, %4, %5
939         %endif
940     %endmacro
941 %endmacro
942
943 AVX_INSTR addpd, 1, 0, 1
944 AVX_INSTR addps, 1, 0, 1
945 AVX_INSTR addsd, 1, 0, 1
946 AVX_INSTR addss, 1, 0, 1
947 AVX_INSTR addsubpd, 1, 0, 0
948 AVX_INSTR addsubps, 1, 0, 0
949 AVX_INSTR andpd, 1, 0, 1
950 AVX_INSTR andps, 1, 0, 1
951 AVX_INSTR andnpd, 1, 0, 0
952 AVX_INSTR andnps, 1, 0, 0
953 AVX_INSTR blendpd, 1, 0, 0
954 AVX_INSTR blendps, 1, 0, 0
955 AVX_INSTR blendvpd, 1, 0, 0
956 AVX_INSTR blendvps, 1, 0, 0
957 AVX_INSTR cmppd, 1, 0, 0
958 AVX_INSTR cmpps, 1, 0, 0
959 AVX_INSTR cmpsd, 1, 0, 0
960 AVX_INSTR cmpss, 1, 0, 0
961 AVX_INSTR cvtdq2ps, 1, 0, 0
962 AVX_INSTR cvtps2dq, 1, 0, 0
963 AVX_INSTR divpd, 1, 0, 0
964 AVX_INSTR divps, 1, 0, 0
965 AVX_INSTR divsd, 1, 0, 0
966 AVX_INSTR divss, 1, 0, 0
967 AVX_INSTR dppd, 1, 1, 0
968 AVX_INSTR dpps, 1, 1, 0
969 AVX_INSTR haddpd, 1, 0, 0
970 AVX_INSTR haddps, 1, 0, 0
971 AVX_INSTR hsubpd, 1, 0, 0
972 AVX_INSTR hsubps, 1, 0, 0
973 AVX_INSTR maxpd, 1, 0, 1
974 AVX_INSTR maxps, 1, 0, 1
975 AVX_INSTR maxsd, 1, 0, 1
976 AVX_INSTR maxss, 1, 0, 1
977 AVX_INSTR minpd, 1, 0, 1
978 AVX_INSTR minps, 1, 0, 1
979 AVX_INSTR minsd, 1, 0, 1
980 AVX_INSTR minss, 1, 0, 1
981 AVX_INSTR movhlps, 1, 0, 0
982 AVX_INSTR movlhps, 1, 0, 0
983 AVX_INSTR movsd, 1, 0, 0
984 AVX_INSTR movss, 1, 0, 0
985 AVX_INSTR mpsadbw, 0, 1, 0
986 AVX_INSTR mulpd, 1, 0, 1
987 AVX_INSTR mulps, 1, 0, 1
988 AVX_INSTR mulsd, 1, 0, 1
989 AVX_INSTR mulss, 1, 0, 1
990 AVX_INSTR orpd, 1, 0, 1
991 AVX_INSTR orps, 1, 0, 1
992 AVX_INSTR pabsb, 0, 0, 0
993 AVX_INSTR pabsw, 0, 0, 0
994 AVX_INSTR pabsd, 0, 0, 0
995 AVX_INSTR packsswb, 0, 0, 0
996 AVX_INSTR packssdw, 0, 0, 0
997 AVX_INSTR packuswb, 0, 0, 0
998 AVX_INSTR packusdw, 0, 0, 0
999 AVX_INSTR paddb, 0, 0, 1
1000 AVX_INSTR paddw, 0, 0, 1
1001 AVX_INSTR paddd, 0, 0, 1
1002 AVX_INSTR paddq, 0, 0, 1
1003 AVX_INSTR paddsb, 0, 0, 1
1004 AVX_INSTR paddsw, 0, 0, 1
1005 AVX_INSTR paddusb, 0, 0, 1
1006 AVX_INSTR paddusw, 0, 0, 1
1007 AVX_INSTR palignr, 0, 1, 0
1008 AVX_INSTR pand, 0, 0, 1
1009 AVX_INSTR pandn, 0, 0, 0
1010 AVX_INSTR pavgb, 0, 0, 1
1011 AVX_INSTR pavgw, 0, 0, 1
1012 AVX_INSTR pblendvb, 0, 0, 0
1013 AVX_INSTR pblendw, 0, 1, 0
1014 AVX_INSTR pcmpestri, 0, 0, 0
1015 AVX_INSTR pcmpestrm, 0, 0, 0
1016 AVX_INSTR pcmpistri, 0, 0, 0
1017 AVX_INSTR pcmpistrm, 0, 0, 0
1018 AVX_INSTR pcmpeqb, 0, 0, 1
1019 AVX_INSTR pcmpeqw, 0, 0, 1
1020 AVX_INSTR pcmpeqd, 0, 0, 1
1021 AVX_INSTR pcmpeqq, 0, 0, 1
1022 AVX_INSTR pcmpgtb, 0, 0, 0
1023 AVX_INSTR pcmpgtw, 0, 0, 0
1024 AVX_INSTR pcmpgtd, 0, 0, 0
1025 AVX_INSTR pcmpgtq, 0, 0, 0
1026 AVX_INSTR phaddw, 0, 0, 0
1027 AVX_INSTR phaddd, 0, 0, 0
1028 AVX_INSTR phaddsw, 0, 0, 0
1029 AVX_INSTR phsubw, 0, 0, 0
1030 AVX_INSTR phsubd, 0, 0, 0
1031 AVX_INSTR phsubsw, 0, 0, 0
1032 AVX_INSTR pmaddwd, 0, 0, 1
1033 AVX_INSTR pmaddubsw, 0, 0, 0
1034 AVX_INSTR pmaxsb, 0, 0, 1
1035 AVX_INSTR pmaxsw, 0, 0, 1
1036 AVX_INSTR pmaxsd, 0, 0, 1
1037 AVX_INSTR pmaxub, 0, 0, 1
1038 AVX_INSTR pmaxuw, 0, 0, 1
1039 AVX_INSTR pmaxud, 0, 0, 1
1040 AVX_INSTR pminsb, 0, 0, 1
1041 AVX_INSTR pminsw, 0, 0, 1
1042 AVX_INSTR pminsd, 0, 0, 1
1043 AVX_INSTR pminub, 0, 0, 1
1044 AVX_INSTR pminuw, 0, 0, 1
1045 AVX_INSTR pminud, 0, 0, 1
1046 AVX_INSTR pmovmskb, 0, 0, 0
1047 AVX_INSTR pmulhuw, 0, 0, 1
1048 AVX_INSTR pmulhrsw, 0, 0, 1
1049 AVX_INSTR pmulhw, 0, 0, 1
1050 AVX_INSTR pmullw, 0, 0, 1
1051 AVX_INSTR pmulld, 0, 0, 1
1052 AVX_INSTR pmuludq, 0, 0, 1
1053 AVX_INSTR pmuldq, 0, 0, 1
1054 AVX_INSTR por, 0, 0, 1
1055 AVX_INSTR psadbw, 0, 0, 1
1056 AVX_INSTR pshufb, 0, 0, 0
1057 AVX_INSTR pshufd, 0, 1, 0
1058 AVX_INSTR pshufhw, 0, 1, 0
1059 AVX_INSTR pshuflw, 0, 1, 0
1060 AVX_INSTR psignb, 0, 0, 0
1061 AVX_INSTR psignw, 0, 0, 0
1062 AVX_INSTR psignd, 0, 0, 0
1063 AVX_INSTR psllw, 0, 0, 0
1064 AVX_INSTR pslld, 0, 0, 0
1065 AVX_INSTR psllq, 0, 0, 0
1066 AVX_INSTR pslldq, 0, 0, 0
1067 AVX_INSTR psraw, 0, 0, 0
1068 AVX_INSTR psrad, 0, 0, 0
1069 AVX_INSTR psrlw, 0, 0, 0
1070 AVX_INSTR psrld, 0, 0, 0
1071 AVX_INSTR psrlq, 0, 0, 0
1072 AVX_INSTR psrldq, 0, 0, 0
1073 AVX_INSTR psubb, 0, 0, 0
1074 AVX_INSTR psubw, 0, 0, 0
1075 AVX_INSTR psubd, 0, 0, 0
1076 AVX_INSTR psubq, 0, 0, 0
1077 AVX_INSTR psubsb, 0, 0, 0
1078 AVX_INSTR psubsw, 0, 0, 0
1079 AVX_INSTR psubusb, 0, 0, 0
1080 AVX_INSTR psubusw, 0, 0, 0
1081 AVX_INSTR ptest, 0, 0, 0
1082 AVX_INSTR punpckhbw, 0, 0, 0
1083 AVX_INSTR punpckhwd, 0, 0, 0
1084 AVX_INSTR punpckhdq, 0, 0, 0
1085 AVX_INSTR punpckhqdq, 0, 0, 0
1086 AVX_INSTR punpcklbw, 0, 0, 0
1087 AVX_INSTR punpcklwd, 0, 0, 0
1088 AVX_INSTR punpckldq, 0, 0, 0
1089 AVX_INSTR punpcklqdq, 0, 0, 0
1090 AVX_INSTR pxor, 0, 0, 1
1091 AVX_INSTR shufps, 1, 1, 0
1092 AVX_INSTR subpd, 1, 0, 0
1093 AVX_INSTR subps, 1, 0, 0
1094 AVX_INSTR subsd, 1, 0, 0
1095 AVX_INSTR subss, 1, 0, 0
1096 AVX_INSTR unpckhpd, 1, 0, 0
1097 AVX_INSTR unpckhps, 1, 0, 0
1098 AVX_INSTR unpcklpd, 1, 0, 0
1099 AVX_INSTR unpcklps, 1, 0, 0
1100 AVX_INSTR xorpd, 1, 0, 1
1101 AVX_INSTR xorps, 1, 0, 1
1102
1103 ; 3DNow instructions, for sharing code between AVX, SSE and 3DN
1104 AVX_INSTR pfadd, 1, 0, 1
1105 AVX_INSTR pfsub, 1, 0, 0
1106 AVX_INSTR pfmul, 1, 0, 1
1107
1108 ; base-4 constants for shuffles
1109 %assign i 0
1110 %rep 256
1111     %assign j ((i>>6)&3)*1000 + ((i>>4)&3)*100 + ((i>>2)&3)*10 + (i&3)
1112     %if j < 10
1113         CAT_XDEFINE q000, j, i
1114     %elif j < 100
1115         CAT_XDEFINE q00, j, i
1116     %elif j < 1000
1117         CAT_XDEFINE q0, j, i
1118     %else
1119         CAT_XDEFINE q, j, i
1120     %endif
1121 %assign i i+1
1122 %endrep
1123 %undef i
1124 %undef j
1125
1126 %macro FMA_INSTR 3
1127     %macro %1 5-8 %1, %2, %3
1128         %if cpuflag(xop) || cpuflag(fma4)
1129             v%6 %1, %2, %3, %4
1130         %else
1131             %ifidn %1, %4
1132                 %7 %5, %2, %3
1133                 %8 %1, %4, %5
1134             %else
1135                 %7 %1, %2, %3
1136                 %8 %1, %4
1137             %endif
1138         %endif
1139     %endmacro
1140 %endmacro
1141
1142 FMA_INSTR  fmaddps,   mulps, addps
1143 FMA_INSTR  pmacsdd,  pmulld, paddd
1144 FMA_INSTR  pmacsww,  pmullw, paddw
1145 FMA_INSTR pmadcswd, pmaddwd, paddd
1146
1147 ; tzcnt is equivalent to "rep bsf" and is backwards-compatible with bsf.
1148 ; This lets us use tzcnt without bumping the yasm version requirement yet.
1149 %define tzcnt rep bsf